Intel® Arria® 10 FPGA – 三倍速率 SDI 與 SDI 主控台參考設計

Intel® Arria® 10 FPGA – 三倍速率 SDI 與 SDI 主控台參考設計

715127
6/7/2017

簡介

此設計範例演示了如何使用 Intel® Arria® 10 SoC 開發工具組中的 SDI 主控台在三速率 SDI 鏈路中執行串列數位介面 (SDI) 鏈路環回測試。此設計隨附一個高達 3G 視訊模式的 SDI 模式發生器,允許從 SDI TX 到 RX 的環回測試,以進行時序參考信號 (TRS) 和幀鎖定監控。SDI 主控台允許對 SDI 鏈路進行即時控制(即變更 SDI TX 視訊模式和啟用收發器工具組調諧),從而提供 GUI 以協助使用者進行連結測試。SDI 主控台還支援鏈路狀態監控(即 TRS 鎖定、幀鎖定和 RX 視訊模式檢測)。主控台與收發器工具組配合使用,為 SDI 鏈路執行物理媒體附接 (PMA) 類比設定調整。

設計詳細資訊

裝置系列

Intel® Arria® 10 FPGA 與 SoC FPGA

Quartus 版本

Intel® Quartus® Prime Standard Edition 軟體

Quartus 版本

16.0

IP 核心數 (36)
IP 核心 IP 核心類別
Altera Arria 10 XCVR Reset Sequencer Other
JTAG Debug Link (internal module) ConfigurationProgramming
Avalon-ST Bytes to Packets Converter QsysInterconnect
Avalon-ST Single Clock FIFO QsysInterconnect
Avalon-ST Timing Adapter QsysInterconnect
Avalon-ST JTAG Interface QsysInterconnect
Avalon-ST Packets to Bytes Converter QsysInterconnect
Avalon MM Debug Fabric QsysInterconnect
MM Interconnect QsysInterconnect
Avalon-ST Pipeline Stage QsysInterconnect
Avalon-ST Adapter QsysInterconnect
Avalon-ST Error Adapter QsysInterconnect
Avalon-MM Slave Agent QsysInterconnect
Avalon-MM Slave Translator QsysInterconnect
Memory-Mapped Demultiplexer QsysInterconnect
Memory-Mapped Multiplexer QsysInterconnect
Memory-Mapped Router QsysInterconnect
Avalon-MM Master Agent QsysInterconnect
Memory-Mapped Traffic Limiter QsysInterconnect
Avalon-MM Master Translator QsysInterconnect
Trace ROM QsysInterconnect
Avalon Packets to Transaction Converter QsysInterconnect
Avalon ST Debug Fabric QsysInterconnect
Avalon-ST Demultiplexer QsysInterconnect
Avalon-ST Dual Clock FIFO QsysInterconnect
Avalon-ST Channel Adapter QsysInterconnect
Altera Management Reset Block Other
Reset Controller QsysInterconnect
Avalon-ST Multiplexer QsysInterconnect
Arria 10 Transceiver CMU PLL TransceiverPLL
Arria 10 Transceiver Native PHY TransceiverPHY
SDI II RX PHY Management TransceiverPHY
Transceiver PHY Reset Controller TransceiverPHY
SDI II TransceiverPHY
altera_jtag_avalon_master QsysInterconnect
PIO (Parallel I/O) Other

詳細說明

在 Quartus Prime 軟體 GUI(版本 14.1 及更高版本)中準備設計範本


: 下載設計範例後,必須準備設計範本。您下載的檔為 <project>.par 檔的形式,其中包含設計檔的壓縮版本(類似于 .qar 檔)和描述專案的中繼資料。這些資訊的組合構成了一個<專案>.par檔。在 16.0 或更高版本中,您只需按兩下 <project>.par 檔,Quartus 就會啟動該專案。


啟動專案範本的第二種方法是通過新建專案嚮導(檔 ->新建專案嚮導)。在第一個面板上輸入專案名稱和資料夾後,第二個面板將要求您指定一個空的專案或專案範本。選擇專案範本。您將看到您之前載入的設計範本專案清單,以及包含各種開發工具組的引腳排列和設置的各種「基線引腳排列設計」。如果您沒有在清單中看到您的設計範本,請按一下下面圈出的「安裝設計範本」連結:



流覽到您下載的 <project>.par 檔,按一下下一步,然後按一下完成,您的設計範本將安裝並顯示在 Quartus 的「專案導航器」窗格中。


注意:當設計作為設計範本存儲在設計商店中時,之前已針對所述版本的 Quartus 軟體進行迴歸測試。回歸可確保設計範本通過 Quartus 設計流程中的分析/合成/裝配/裝配步驟。



在 Quartus Prime 軟體命令列中準備設計範本


在命令列中,鍵入以下命令:

quartus_sh --platform_install -package <project directory>/<project>.par


完成此過程後,鍵入:

quartus_sh --平臺名稱 <專案>



注意:

* ACDS 版本:16.0.0 標準


設計詳細資訊

裝置系列

Intel® Arria® 10 FPGA 與 SoC FPGA

Quartus 版本

Intel® Quartus® Prime Standard Edition 軟體

Quartus 版本

16.0