Interlaken Intel® FPGA IP
Interlaken Intel® FPGA IP core 符合 Interlaken 通訊協定定義 v1.2,能讓系統開發人員在系統實現高頻寬輸送量。這種預先建構、隨時可用的 IP 建構方塊縮短了設計週期,進而加快了上市時間。
閱讀 Interlaken(第 2 代)Intel® FPGA IP 使用者指南 ›
閱讀 50G Interlaken MegaCore Function 使用者指南 ›
閱讀 100G Interlaken MegaCore 功能使用者指南 ›
Interlaken Intel® FPGA IP
Interlaken 是一種互聯通訊協定,用於網路應用中的高速通道化晶片到晶片介面。它針對 10 Gbps 到 600 Gbps 及更高速率的高頻寬晶片對晶片封包傳輸進行最佳化。
Interlaken Intel® FPGA IP core 適用於:
- 適合存取的多太位元路由器和交換器
- 需要 IP 可配置性以針對各種流量配置文件進行最佳化的電信級乙太網路和資料中心應用
- 新一代平台的可擴充性
功能特色
Intel 自 2007 年成立以來一直是 Interlaken Alliance 的成員,並且持續透過新的通訊協定功能進行創新,為客戶提供強大且易於實施的 Interlaken IP 解決方案。Intel 現在可提供高達 600G 的 Interlaken IP。
Intel® FPGA Interlaken IP 產品組合實現了重大的開發里程碑:第三代 Soft IP(包括媒體存取控制(MAC)),以及第二代 Hardened IP(包括實體層編碼次層(PCS)/實體媒體連接層(PMA))。這些經驗豐富且經過最嚴格測試的核心能繼續為全新且更智慧的的系統提供所需的額外穩健性和成熟度。
- 資料速率選擇最高 25.78125 Gbps (NRZ) 或 56 Gbps (PAM4)
- 多通道設定最多 24 條通道
- Interleave 封包模式支援
- 增強排程
- 多區段或起始套件 (SOP) 調整使用者界面選項
- I/O 可控式爆量設定 (Min、Max、Short)
- 可編程中繼訊框長度
- 最多可達 256 邏道通道
- 多用途欄位存取
- 頻內和頻外流量控制(行事曆頁面選項)
- 進階錯誤處理和錯誤注入功能
- 重傳
- 完全整合的 IP(MAC、PCS 與 PMA 層)
- 可調整的預強調和均等化設定
- 可提供自訂 IP 交付以針對各種應用需求進行最佳化
- 支援 ILA 模式
相關連結
文件
- Interlaken(第 2 代)Intel® FPGA IP 使用者指南
- Interlaken(第 2 代)Stratix® 10 FPGA IP 設計範例使用者指南
- Interlaken(第 2 代)Agilex™ 7 FPGA IP 設計範例使用者指南
- 50G Interlaken MegaCore 功能使用者指南
- 50G Interlaken 設計範例使用者指南
- 100G Interlaken MegaCore 功能使用者指南
- 100G Interlaken 設計範例使用者指南
- F-Tile Interlaken Intel® FPGA IP 使用者指南
- F-Tile Interlaken Intel® FPGA IP 設計範例使用者指南
- GTS Interlaken Intel® FPGA IP 使用者指南
- GTS Interlaken Intel® FPGA IP 設計範例使用者指南
- Intel® FPGA IP 版本說明
其他資源
尋找 IP
尋找符合您需求的 Altera® FPGA 智慧財產權核心。
技術支援
如需此 IP 核心的技術支持,請訪問 支持資源 或 Intel® 高級支援。您也可以在 「知識中心 與 社群」中搜尋此功能的相關主題。
IP 評估與購買
Altera® FPGA 智慧財產核心的評估模式與購買資訊。
IP 基礎工具組
免費的 Altera® FPGA IP 核心授權,以及 Quartus® Prime Standard 或 Pro Edition 軟體的有效授權。
設計範例
下載 Altera® FPGA 裝置的設計範例與參考設計。
聯絡業務人員
為了滿足您 Altera® FPGA 產品設計與加速的需求,請與銷售人員聯絡。