文章 ID: 000074250 內容類型: 疑難排解 最近查看日期: 2020 年 07 月 31 日

為什麼在 Intel Arria 10 和 Intel Cyclone® 10 GX 中,IOPLL Intel® FPGA IP 的輸出時鐘相對於參考時鐘的相移不正確?

環境

  • Intel® Quartus® Prime Standard Edition 軟體
  • Intel® Quartus® Prime Pro Edition 軟體
  • IOPLL Intel® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    由於 Intel® Quartus® Prime 軟體生成的模擬模型存在問題,IOPLL Intel FPGA IP 的輸出時鐘相對於 Intel Arria® 10 和 Intel® Cyclone® 10 GX 中模擬中的參考時鐘可能不正確。

    IOPLL Intel FPGA IP硬體的輸出頻率根據 IP 參數編輯器中的相移設置具有正確的相移。

    解決方法

    在 Intel® Arria® 10 和 Intel® Cyclone® 10 GX 中檢查 IOPLL Intel FPGA IP輸出頻率的相移時,執行硬體驗證。

    相關產品

    本文章適用於 2 產品

    顯示全部

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。