在 Quartus® II 軟體版本 v13.0SP1 和更早版本,您必須手動修改 40 和 100-Gbps 乙太網路 MAC 和 PHY IP Core 的 IP 程式庫,以設定參數 FAST_SIMULATION 如果您在 VHDL 中產生了 IP Core。
此參數可縮短在模擬中將通道桌上處理的時間。
按照下列程式新增參數 FAST_SIMULATION 適用于您的 IP 網卡。
1. 開放 ./gen_100_sim/alt_e100_phy/alt_e100_phy_0001.vhd 適用于 100G 實體層或 ./gen_40_sim/alt_e40_phy/alt_e40_phy_0001.vhd 適用于具有文字編輯器的 40G PHY
2. 將參數加入元件宣告中 alt_e100_phy_pcs 或 alt_e40_phy_pcs.以下是 100G PHY 的範例。
元件alt_e100_phy_pcs是
一般 (
DEVICE_FAMILY:字串:= 「Stratix V」;
變異:整數 := 3;
STATUS_CLK_KHZ:整數 := 100000;
FAST_SIMULATION:整數 := 1
);
3. 將參數新增到 phy_pcs實例。以下是 100G PHY 的範例。
phy_pcs:元件alt_e100_phy_pcs
一般地圖 (
DEVICE_FAMILY =>「Stratix V」,
變異 => 3,
STATUS_CLK_KHZ => 100000,
FAST_SIMULATION => 1
)
從 Quartus II 軟體版本 v13.1 開始,此參數可在 IP 的頂級實體中使用,不需要手動修改程式庫。