文章 ID: 000080367 內容類型: 疑難排解 最近查看日期: 2019 年 06 月 24 日

為什麼在執行 a10_disableiei.tcl 腳本以禁用 Intel® Arria® 10 和 Intel® Cyclone® 10 GX PCI-SIG 合規性基礎板 (CBB) 設計的電氣閒置推斷時,出現錯誤「未知 uid = xhip_block_1_1」?

環境

  • Intel® Quartus® Prime Pro Edition 軟體
  • 適用於 PCI Express* 的 Intel® Arria® 10 Cyclone® 10 硬 IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    a10_disableiei.tcl 腳本會停用Intel® Arria® 10 的所有 4 個 PCIe* 硬 IP 的電氣閒置推斷。因此,對於PCIe* 硬 IP 少於 4 個的 Intel® Arria® 10 和 Intel® Cyclone® 10 GX,執行腳本將返回此錯誤。

    內部錯誤:子系統:ASM2,檔:/quartus/comp/asm2/asm2_state.cpp,行:1469

    未知的 uid = xhip_block_1_1

    解決方法

    要變通解決此問題,請注釋掉 a10_disableiei.tcl 腳本不可用的 PCIe* 硬 IP

    例如,10AX115N1F40I1LP 裝置僅使用 2 個 PCIe* 硬 IP,而非 4 個。因此,應注釋掉 2 個不可用的硬 IP,xhip_block_1_1 和 xhip_block_3_1。

    xhip_block_1_0 = 左下角位置

    xhip_block_1_1 = 左上角位置

    xhip_block_3_0 = 右下角位置

    xhip_block_3_1 = 右上角位置

    相關產品

    本文章適用於 2 產品

    顯示全部

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。