文章 ID: 000085328 內容類型: 錯誤訊息 最近查看日期: 2012 年 09 月 11 日

內部錯誤:子系統:FTITAN,檔案:/quartus/fitter/ftitan/ftitan_expert.cpp,行:4418 最終貼裝網路清單檢查失敗

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
描述

在使用 Quartus® II 軟體版本 10.0 SP1 和更早版本編譯設計時,您可能會看到這個內部錯誤。您也可能看到下列訊息
Error: The lvds clock and the DPA clock frequency of SERDES receiver atom "rx_0" must be the same.

這些錯誤是 LVDS 接收器配置錯誤 DPA 頻率的結果。

若要正確使用 LVDS 接收器的 DPA 功能,在與 LVDS 接收器相關的 ALTPLL 超級功能中,您應啟用 ALTPLL MegaWizerd™ 外掛程式輸出頻率頁面上的DPA 頻率 (僅適用于左右 PLL 類型)選項的這些頻率設定。此選項已停用,在執行 Quartus II 軟體版本 10.0 SP1 和更早版本,並且鎖定 Arria® II GX 裝置時無法選取。

Quartus II 軟體版本 10.0 SP1 可修補此問題。從以下適當連結下載並安裝 Patch 1.119。此修補程式啟用 ALTPLL MegaWizerd 中的 DPA 頻率設定選項。

這個問題預定在 Quartus II 軟體日後發佈時解決。

相關產品

本文章適用於 1 產品

Arria® II GX FPGA

這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。