文章 ID: 000085618 內容類型: 錯誤訊息 最近查看日期: 2013 年 08 月 27 日

關鍵警告:PLL <pll name=""> 輸入頻率 inclk[0] 無法完全補償,因為它是由遠端時鐘針腳餵食 <pin location="">.</pin></pll>

環境

  • Intel® Quartus® II 訂閱版
  • PLL
  • 時脈
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    在 Quartus® II 軟體版本 10.0、10.0sp1、10.1、10.1sp1 和 11.0 中,即使您在 Arria II GX 裝置中將專用輸入頻率針腳饋送至 PLL,您也可能收到此關鍵警告訊息。

    請參閱 Arria II 裝置 (PDF) 中的頻率網路與 PLL 表格 5-6 或 5-7 ,以獲得精確的專用輸入頻率針腳到 PLL 對應。如果根據這些表格選取正確的頻率源,則 PLL 的輸入路徑將獲得全額補償。

    解決方法

    此關鍵警告訊息已在 Quartus II 軟體版本 11.0sp1 中移除。

    相關產品

    本文章適用於 3 產品

    顯示全部

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。