文章 ID: 000087032 內容類型: 錯誤訊息 最近查看日期: 2015 年 01 月 01 日

關鍵警告(176575):無法執行上、下或左/右 PLL <pll name="">,因為 PLL 的輸入頻率使用 I/O 標準 LVDS,頻率為 800 MHz。然而,該裝置僅支援高達 762 MHz 的頻率。</pll>

環境

  • Intel® Quartus® II 訂閱版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    嘗試在 680、530、360 和 290 的 Stratix® IV 裝置中,將切換速率 800MHz 和 LVDS I/O 分配指派給時鐘針腳時,您就會收到這個錯誤。

    Stratix IV 裝置 (PDF)的 DC 和切換特性 表 1-42 指出,對於 -2/2 倍速度等級的裝置,支援 800MHz 的fHSCLK_in(輸入頻率頻率)True Differential I/O 標準。  這不適用於上面列出的高密度裝置。

    解決方法 表 1-42 排定為表示 762MHz 是高密度裝置支援的最大頻率。

    相關產品

    本文章適用於 3 產品

    顯示全部

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。