當您為® Intel Agilex FPGA建立 Intel® Open FPGA Stack (Intel® OFS) 的 BMC 專案時,可能會遇到下列錯誤:
錯誤 (12006):節點實例「pfl_ii_inst」立即表示未定義的實體「pfl_ii」。確保所需程式庫路徑正確指定、定義指定實體,或變更即時性。如果此實體代表Intel FPGA或協力廠商 IP,請為 IP 產生合成檔案。
錯誤 (12006):節點實例「max10_qsys_inst」立即表示未定義的實體「max10_qsys」。確保所需程式庫路徑正確指定、定義指定實體,或變更即時性。如果此實體代表Intel FPGA或協力廠商 IP,請為 IP 產生合成檔案。
錯誤(12006):節點實例「i2cm」立即表示未定義的實體「svid_i2c_master」。確保所需程式庫路徑正確指定、定義指定實體,或變更即時性。如果此實體代表Intel FPGA或協力廠商 IP,請為 IP 產生合成檔案。
若要解決這個問題,您應該使用 build.sh 腳本來編譯專案。腳本是在複製存放庫>/腳本資料夾的
請參閱 《建物MAX® 10 BMC 主板管理控制器開發者指南》第 7.0 節的程式:Intel Open FPGA Stack Intel Agilex® FPGA FPGA 詳細使用此腳本。