文章 ID: 000099324 內容類型: 錯誤 最近查看日期: 2024 年 07 月 16 日

為什麼切換p0_pin_perst_n_i無法重設 Quartus® Prime Pro Edition 軟體 24.2 版中 Agilex™ 5 E 系列 ES 裝置中的 PCI Express* 連結?

描述

對於收發器組中的PCIe鏈路,HVIO組中有兩個引腳,具有作為組中PCIe連結的PCIe平臺重置 (PERST#) 的可選功能。您可以將 PERST# 連接到任一重設針腳。對於不用作PERST#的複位引腳,它可以用作通用HVIO信號。例如,如果組 5A 中的針 腳 PIN_PERST_N_CVP_L1A_0 連接到 PERST# 以用於組 L1A 中的 PCIe 連結,則組 5B 中的針腳 PIN_PERST_N_CVP_L1A_1 可分配為通用 HVIO 訊號。

由於 ES 裝置有問題,將兩個複位針腳中的任何一個指定為 PERST# 都無法重設 PCIe 連結。

解決方法

對於當前 Quartus® Prime 軟體版本中的 Agilex™ 5 E 系列,您必須將 p0_pin_perst_n_ip0_pin_perst_n_1_i 埠分配給 HVIO 庫中重設針腳的位置,如下表所示。將 PERST# 連接到任一複位針腳。對於另一個未用作 PERST# 的複位引腳,它必須保持浮動在板級。例如,對於 GTS 插槽 L1B 中的 PCIe 鏈路,將p0_pin_perst_n_i分配給針腳PIN_PERST_N_CVP_L1B_0,並將p0_pin_perst_n_1_i指派給針腳PIN_PERST_N_CVP_L1B_1。如果將 PERSST# 連接到 PIN_PERST_N_CVP_L1B_0,PIN_PERST_N_CVP_L1B_1保持浮動在主板級別。將i_gpio_perst0_n埠連接至邏輯高電平。

p0_pin_perst_n_i 和 p0_pin_perst_n_1_i 埠的針腳位置分配

GTS Bank 中的PCIe連結

針腳埠位置分配

p0_pin_perst_n_i

p0_pin_perst_n_1_i

L1A

PIN_PERST_N_CVP_L1A_0

PIN_PERST_N_CVP_L1A_1

L1B

PIN_PERST_N_CVP_L1B_0

PIN_PERST_N_CVP_L1B_1

L1C

PIN_PERST_N_CVP_L1C_0

PIN_PERST_N_CVP_L1C_1

R4A

PIN_PERST_N_R4A_1

PIN_PERST_N_R4A_0

R4B

PIN_PERST_N_R4B_1

PIN_PERST_N_R4B_0

R4C

PIN_PERST_N_R4C_1

PIN_PERST_N_R4C_0

您必須在 Quartus® Prime 軟體設定檔中指定弱下拉以釘選 perst 埠。

  • set_instance_assignment -name WEAK_PULL_DOWN ON -to < p0_pin_perst_n_i 針腳>
  • set_instance_assignment -name WEAK_PULL_DOWN ON -to <p0_pin_perst_n_1_i 針腳>
額外資訊

此問題將在 Quartus® Prime Pro Edition 軟體的未來版本和生產設備中得到解決。

這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。