配置功能
解壓縮支援
部分FPGAs支援配置數據解壓縮,節省配置記憶體空間和時間。此功能允許您將壓縮的配置數據存儲在配置設備或其他記憶體中,並將此壓縮比特流傳輸到FPGA。在配置過程中,FPGA即時解壓縮比特流並配置其CRAM單元。
設計安全支援
某些FPGAs可以使用高級加密標準 (AES) 演演算法解密配置比特流。使用設計安全性功能時,安全金鑰存儲在FPGA中。要成功配置啟用了設計安全功能的FPGA,必須使用使用相同的安全密鑰加密的配置檔來配置FPGA。有些FPGAs同時提供揮發性和非揮發性安全密鑰儲存。易失性安全金鑰存儲需要電池備份,但允許更新安全金鑰。非揮發性安全密鑰可以儲存在設備內部的非揮發性記憶體中,不需要備用電池進行存儲。
遠端系統升級支援
有些 Intel 裝置有專用的遠端系統升級電路。裝置中執行的軟邏輯(Nios® II嵌入式處理器或用戶邏輯)可以從遠端位置下載新的配置映像,將其存儲在配置記憶體中,並指示專用遠端系統升級電路啟動重新配置週期。專用電路在配置過程期間和之後執行錯誤檢測,通過恢復到安全的配置映射從任何錯誤條件中恢復,並提供錯誤狀態資訊。這種專用的遠端系統升級電路有助於避免系統停機。
表 1.FPGAs支援的配置功能
表1匯總了每個FPGA系列支援的配置功能。
裝置 |
解壓縮支援 |
設計安全支援 |
遠端系統升級支援 |
---|---|---|---|
Agilex™ FPGA 與 SoC FPGAs |
✓ |
✓ |
✓ |
Stratix® 10 FPGA與 SoC FPGAs |
✓ |
✓ |
✓ |
Arria® 10 FPGA與 SoC FPGAs |
✓ |
✓ |
✓ |
Cyclone® 10 GX FPGAs |
✓ |
✓ |
✓ |
Cyclone® 10 LP FPGAs |
✓ |
✓ |
✓ |
MAX® 10 FPGAs |
✓ |
✓ |
✓ |
Stratix® V |
✓ |
✓ |
✓ |
Arria® V SoC |
✓ |
✓ |
✓ |
Arria® V |
✓ |
✓ |
✓ |
Cyclone® V SoC |
✓ |
✓ |
✓ |
Cyclone® V |
✓ |
✓ |
✓ |
Stratix®四 |
✓ |
✓ |
✓ |
Cyclone® IV E |
✓ |
- |
✓ |
Cyclone® IV GX |
✓ |
- |
✓ |
Stratix®三 |
✓ |
✓ |
✓ |
Cyclone® 三世 |
✓ |
✓ |
✓ |
Cyclone®三 |
✓ |
- |
✓ |
Arria® II GX |
✓ |
✓ |
✓ |
Cyclone®二 |
✓ |
- |
- |
這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。