序列數位介面 II IP 支援中心

1. 裝置與 IP 選擇
SDI II Intel® FPGA IP支援哪些功能?
我應該使用哪一種Intel® FPGA裝置系列?
SDI II Intel® FPGA IP核心FPGA資源利用是什麼?
2. 設計流程與 IP 整合
文檔
- IP Core 使用者指南
- SDI II Intel® FPGA IP使用指南
- Intel Agilex 7 裝置
- F-Tile SDI II FPGA IP 設計範例使用指南
- Intel Stratix 10 部裝置
- SDI II Intel® Stratix 10 FPGA IP 設計範例使用指南
- Intel Arria 10 部裝置
- SDI II Intel® Arria 10 FPGA IP 設計範例使用指南
- Intel Cyclone 10 GX 裝置
- SDI II Intel® Cyclone 10 GX FPGA IP 設計範例使用指南
- Intel® FPGA IP版本說明
- 序列數位介面 (SDI) II Intel FPGA IP版本說明
如何產生 SDI II Intel® FPGA IP核心?
- SDI II Intel® FPGA IP使用指南,第 3.2.1 節。建立全新Intel® Quartus® Prime 專案
- SDI II Intel® FPGA IP使用指南,第 3.2.2 節。啟動 IP 目錄
- SDI II Intel® FPGA IP使用指南,第 3.2.3 節。IP 核心參數化
如何產生 SDI II Intel® FPGA IP設計範例?
以下連結提供逐步指令,從 Intel Quartus Prime 軟體產生 SDI II Intel® FPGA IP設計範例:
- Intel Agilex 7 裝置
- Intel Stratix 10 部裝置
- Intel Arria 10 部裝置
- Intel Cyclone 10 GX 裝置
我該如何編譯和測試我的設計?
對於Intel Agilex、Intel Stratix 10、Intel Arria 10 和 Intel Cyclone 10 GX 裝置,可在下列 SDI II Intel® FPGA IP設計範例使用指南(下列 SDI II Intel® FPGA IP設計範例使用指南)中找到編譯與測試您的 SDI II Intel® FPGA IP設計的步驟,下列章節 「編譯與測試設計」:
- Intel Agilex 7 裝置
- Intel Stratix 10 部裝置
- Intel Arria 10 部裝置
- Intel Cyclone 10 GX 裝置
如何執行 SDI II Intel® FPGA IP功能模擬?
對於 Intel Agilex F-tile、Intel Stratix、Intel Arria 10 和 Intel Cyclone 10 GX 裝置,以下是產生 SDI II Intel® FPGA IP功能模擬的步驟:
3. 主機板設計與電源管理
針腳連線指南
- Intel Agilex 7 裝置
- ® Intel Agilex裝置系列針腳連線指南
- Intel Stratix 10 部裝置
- Intel® Stratix® 10 裝置系列針腳連線指南
- Intel Arria 10 部裝置
- Intel® Arria® 10 GX、GT 和 SX 裝置系列針腳連線指南
- Intel Cyclone 10 GX 裝置
- Intel® Cyclone® 10 GX 裝置系列針腳連線指南
示意圖檢閱
- Intel Agilex 7 裝置
- ® Intel Agilex裝置示意圖檢閱工作表
- Intel Stratix 10 部裝置
- Intel Stratix 10 GX、MX 和 SX 示意圖檢閱工作表
- Intel® Stratix® 10 GX FPGA開發工具組使用指南
- Intel® Stratix® 10 SX SoC 開發工具組使用者指南
- Intel Arria 10 部裝置
- Intel Arria 10 GX、GT 和 SX 示意圖檢閱工作表
- Intel Arria 10 FPGA開發工具組使用者
- Intel Arria 10 SoC 開發工具組使用者指南
- Intel Cyclone GX 10 裝置
- Intel Cyclone 10 GX 示意圖檢閱工作表
- Intel® Cyclone® 10 GX FPGA開發工具組使用者指南
電源管理
- 早期電源估算器 (EPE) 與電源分析器
- 750:使用Intel FPGA PDN 工具優化您的電源輸送網路設計
- 裝置特定電源交付網路 (PDN) 工具 2.0 使用者指南
- Intel® Cyclone® 10 GX FPGAs使用指南的早期電源估算器
- Intel® Arria® 10 FPGAs使用指南的早期電源估算器
- 711:10 部裝置Intel® Arria®的電源減少功能
- 721:建立FPGA電源樹
- 692:Intel® Cyclone® 10 GX、Intel® Arria® 10、Intel® Stratix® 10 和Intel Agilex裝置的®電源排序考慮
- Intel® Stratix® 10 FPGAs使用指南的早期電源估算器
- Intel® Stratix® 10 電源管理使用者指南
- ® Intel Agilex電源管理使用者指南
- 910 年:Intel Agilex® 7 電源分配網路設計指南
- Intel® Quartus® Prime 專業版使用者指南:電源分析與優化
- Intel® FPGA Power and Thermal Calculator使用者指南
散熱電源管理
- Intel Stratix 10 部裝置
- 787:使用早期電源估算器Intel® Stratix® 10 熱模型與管理
- 943:與Intel® FPGA Power and Thermal Calculator搭配Intel® Stratix® 10 FPGAs的散熱模型
- 944:與Intel® FPGA Power and Thermal Calculator搭配Intel Agilex® FPGAs的散熱模型
電源排序
- Intel Stratix 10、Intel Cyclone 10 GX、Intel Arria 10 和 Intel Agilex 7 裝置
- 692:Intel® Cyclone® 10 GX、Intel® Arria® 10、Intel® Stratix® 10 和 Intel Agilex 7 裝置的®電源排序考慮
開發工具組
5. 除錯
常見問題
確保在 SDI II Intel® FPGA IP參數編輯器中啟用「CRC 錯誤輸出」選項,以取得正確的 CRC 值(不適用於 SD-SDI)。
您可以參閱 SDI II Intel® FPGA IP使用指南第 5.3.1 節。插入行 以進行正確的線插入。
您可以參閱 SDI II Intel® Stratix 10 FPGA IP 設計範例使用指南,第 1.5.1 節。 如何正確顯示 NTSC 和 PAL 視訊格式的連線與設定準則。
確保頻率訊號頻率已連接到正確的內建頻率頻率。例如,如果 SDI Tx PLL 重新開機頻率訊號設定為 148.5 MHz,則使用 148.5 MHz 頻率晶片,以及連接到 SDI Tx PLL refclk 訊號。
有關串列回送範例設計,客戶可在本目錄<example 設計資料夾>\hwtest\tpg_ctrl.tcl 中看到所有支援的視訊解析度。tcl。對於平行回送範例設計,此 .tcl 檔案無法使用,但客戶仍然可以存取 SMPTE 規格中所有支援的視訊解析度。
還在尋找設計範例嗎?
還有問題嗎?
這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。