您可以利用數種方式輕鬆搜尋整個 Intel.com 網站。
您也可以試試以下快速連結,查看熱門搜尋結果。
不建議本網站使用您正在使用的瀏覽器版本。請考慮通過按下以下連結之一升級到最新版本的瀏覽器。
MAX® V CPLD 提供獨特、非揮發性架構,具有低功耗和晶片上功能。
亦請參閱:FPGA 設計軟體、設計商店、下載項目、社群,以及支援
邏輯元件(LE)轉換為 RAM、晶載振盪器、1.2 V LVCMOS,以及 LVDS 輸出支援。
價格低於 1 美元。此架構整合了更多以往用於離散式邏輯 ASSP 的外部功能,因而降低總系統成本。由於裝置只須使用一個電源供應器(Vcc 核心),因此也降低了總材料清單(BOM)成本。
靜態功率低至 45 µW,可延長電池續航力。
執行 I/O 解碼,有效率地以低成本增加其他標準裝置的可用 I/O 功能。
以最低的成本在不相容的裝置間轉換匯流排通訊協定與電壓。
管理主機板上其他裝置的電源開啟定序與監控。
控制主機板上其他裝置的配置或初始化。
透過脈衝寬度調變器(PWM)對類比標準裝置(光、聲音或動作)進行數位控制,不必使用數位轉類比轉換器(DAC)。
進一步探索 Altera® FPGA 裝置的相關內容,例如開發板、智慧財產、支援等。
訓練、文件、下載內容、工具和支援選項的資源中心。
開始使用我們的 FPGA,利用 Altera 驗證的硬體與設計,加快您的上市時間。
使用包羅萬象且經 Altera 驗證的 IP 核心與參考設計來縮短設計週期。
探索 Quartus Prime 軟體和我們的生產力增強工具套件,協助您快速完成硬體與軟體設計。
為了滿足您 Altera® FPGA 產品設計與加速的需求,請與銷售人員聯絡。
現在就與 Altera® 授權代理商聯絡。